|
发表于 2015-12-5 17:31:32
来自手机
|
显示全部楼层
本帖最后由 yeziwong 于 2015-12-5 18:16 编辑
JeffZhu 发表于 2015-12-5 17:11
穷总说的很正确。不过有一些是需要指出的,首先,DAC中是没有运放的,直接以开关电容完成,当然其中也会有 ...
之前是根据Jeff贴的积分器的图做出的对于jitter影响的说明,无论ad还是da,积分过程都是信号建立过程,是一样的,一个是运放建立,一个是开关电容建立,所以ad和da的调制模型是一样的,jitter影响了信号建立过程,加上采样噪声对于采样电容值有要求以及开关本身的电阻,所以不可能无限制提高采样率。
至于jitter的能量分布,这个说起来比较复杂,对于数据转换器来说,更需要关注的是两个周期的差别,也就是cycle to cycle jitter, 这个jitrer对于不同的时钟源有着不同的能量分布。如果时钟是晶振产生,那么jitter能量大多在高频,如果时钟是pll产生,那么jitter能量在pll带宽处达到峰值,然后两端衰减,其中带宽外的衰减由vco本身决定,带宽内的衰减由pll的loop filter决定,无论那种时钟,在极高频都是白噪声,并且能量很低。
具体设计时,根据不同的时钟源,会有不同的噪声关注的频段,这一点Jeff应该更有经验。
我也曾经试着把dop信号当成pcm去解码,结果是没声音,然后前级音量开到很大,会有一些音乐,我的理解是dop高8位是一个标志位,低位才是有用的信号,这个倒真的没有仔细研究过。 |
|