waversa 发表于 2020-11-12 00:28:10

Waversa

本帖最后由 waversa 于 2023-6-8 00:15 编辑

Waversa W唯 WrouterV2/bridge2020年新品
系统;
SoC 经过优化的Linux,可实现无噪音运行。
内置;
Roon Ready/DLNA/AirPlay/WNDR等多种串流推送协议
内置;
DSD源码解码器,DDC处理器。
内置;
3段网络隔离,3时钟串流恢复。
支持;
网络源码DSD256和DOP/DSD128串流
外置要求;
可支持所有规格的USB/同轴输入的双时钟DAC转换器。(最大输出32bit384khz)

*DDC解释,FPGA架构的32bit1536KHZ数据处理器,同时负责输出I2S的接口调整*




上海地区,可以申请拿回去体验本产品。

详情,加微信了解,留言 桥 (谢绝商家)

产品说明书(由于系统一直在升级,实际PHP界面可能会和说明书不同)


动态调整比较;
https://v.youku.com/v_show/id_XNTA1NzAwODQyNA==.html









jyz224jyz224 发表于 2020-11-12 15:52:55

全部 拿回去?

vcflash 发表于 2020-11-12 20:40:06

啥时候深圳能体验下啊! 很想知道CORE的声音如何。

waversa 发表于 2020-11-12 21:14:36

本帖最后由 waversa 于 2020-11-12 22:00 编辑

Waversa W唯 WrouterV2/bridge上海体验活动
网络隔离部分方框图


Wrouter内部是3部分,
1,网络隔离交换器 ,负责网络串流时噪声隔离和时钟再生。
2,网络隔离网桥 ,这里走的都是网络串流的协议,可以走RAW和DOP,I2S输出到内部DDC。
3,DDC数据处理器,网桥过来的数据信号进入1bit/DSD 滤波器到DDC数字处理器,然后I2S通过USB/同轴输出。   这个处理器waversa定名为WAP处理器,WROUTER里面有WAP.WAP/X WAP/DSD 3大处理器(FPGA完成)

由于使用了SoC系统,可以让3部分在一套操作系统上同步完成。

SoC系统,可以看成是高级版的ARM/FPGA系统。
Key Features

Audio Grade Router with Audio Transport Roon Ready/DLNA/AirPlay/WNDR* WNDR - Waversa Network Direct RenderingFanless OperationOptimized Linux for noiseless operationUSB, Coaxial OutputAdditional 1x M2-SATA, 1x M-SATA Slot for storage extensionSSD Storage for DLNA Media Sever and Roon Network ShareDLNA/AirPlay Renderer forward to external WDAC/WStreamer which was compatible with WNDR protocolBattery operated 4x Ethernet portsNormal 3x Ethernet ports1x WAN Ethernet portAC Input : 90V ~ 260V Adjustable
DDC数字处理器数字输入;DSD64/128/256源码PCM16bit-32bit/44.1-384KHZ双时钟解码器数字输出;同轴16bit-24bit/44.1-192khz(可调整输出)USB16bit-32bit/44.1-384khz(可调整输出)支持DXD24 DXD32输入输出
WrouterV2的LAN可以接受I2S时钟信号

79850679 发表于 2020-11-12 21:37:53

没看明白,是网络隔离网桥处理器分开3部机器还是1部机器实现所有功能,那图上那3部机器又是什么?
页: [1]
查看完整版本: Waversa

耳机俱乐部微信
耳机俱乐部微信